DIGITALE ELEKTRONICA II
 
Wordt gegeven in 3de jaar Bachelor in de industriële wetenschappen: elektronica - ICT
Hoorcollege [A] 36.0
Werkcollege [B] 24.0
Begel. zelfst./extern werk [C] 0.0
Totale studietijd [D] 170
Studiepunten [E] 6
Niveau uitdiepend
Onderwijstaal Nederlands
Titularis Nog niet bepaald
Referentie IBIWEL03A00002
 
Trefwoorden
Digitale systemen, VHDL, RTL-ontwerp, Asynchroon ontwerp

Doelstellingen
  • Kennismaking met hoge niveau hardwarebeschrijvingstalen, in de eerste plaats VHDL;
  • Leren ontwerpen op RTL-niveau;
  • Analyse en ontwerp van asynchrone schakelingen.


Leerinhoud
Theorie
  1. Boolese uitdrukkingen en logische poorten. Twee- en meerlagen implementaties. Karnaugh-kaarten en minimalisatie-algoritmes.
  2. Hardwarebeschrijvingstalen. Inleiding tot VHDL.
  3. Veelgebruikte combinatorische schakelingen en hun VHDL-beschrijving: optellers, binaire vermenigvuldigers, multiplexers, demultiplexers, encoders, decoders.
  4. Synchrone sequentiele logica. Latches en flipflops. Analyse van sequentiele schakelingen.
  5. Staatreductie. Synthese van sequentiele schakelingen. VHDL-beschrijving.
  6. Veelgebruikte sequentiele schakelingen en hun VHDL-beschrijving: registers, schuifregisters, rimpeltellers, synchrone tellers.
  7. RTL-ontwerp. Datapadmodel. Algoritmische statenmachines (ASM). VHDL-beschrijving van FSM en ASM. Verschillende methodologieen voor het ontwerp van de controlelogica.
  8. Asynchrone logica. Analyse van asynchrone logica Circuits met latches Ontwerp van asynchrone logica. Reductie van staten- en flowtabellen. Race-vrije statenassignatie. Hazards.
Labo
De labo's sluiten nauw aan bij de theorie. Een aantal basisschakelingen worden ontworpen en gesimuleerd in VHDL en daarna uitgetest op CPLD's en FPGA's. Ook het gebruik van een logic state analyser wordt aangeleerd.

Begincompetenties
Digitale elektronica I

Eindcompetenties
Na het volgen van dit opleidingsonderdeel moet de student in staat zijn complexe digitale schakelingen te simuleren, ontwerpen en testen door middel van een hoog-niveaubeschrijvingstaal. Er worden daarom drie noodzakelijke basisvaardigheden aangeleerd: ontwerp op RTL-niveau met ASM-kaarten, programmeren en simuleren in VHDL, analyse van asynchrone fenomenen.

Leermaterialen
  • Digital Design, Morris Mano, Prentice Hall, 2002. ISBN 0-13-062121-8.
  • Handouts van slides theorielessen
  • Voorbeelden VHDL-programma's


Studiekosten
Geraamde totaalprijs: 50.0 EUR
50 euro

Studiebegeleiding
De studenten kunnen tijdens vooraf aangeduide uren of na afspraak uitleg of verduidelijking komen vragen. Er is een dokeos-site.

Onderwijsvormen
Hoorcolleges geillustreerd met begeleide labo-oefeningen.

Evaluatievorm
Theorie: Mondeling eindexamen met open boek
Labo: Permanente evaluatie

De beoordeling en het tot stand komen van de eindquotatie van opleidingsonderdelen gebeurt via het wiskundige gemiddelde volgens de toegekende coëfficiënten. Indien nochtans op één van de onderscheiden vakken (delen van opleidingsonderdelen) 7 of minder op 20 wordt behaald, kan worden afgeweken van deze rekenkundige berekening van de eindquotatie van het opleidingsonderdeel en kunnen de punten bij consensus worden toegekend. Deze regeling treedt in voege vanaf het academiejaar 2005-2006.

OP-leden
Verantwoordelijke studiefiche: Peter VEELAERT