DIGITAAL ONTWERP: HDL-SYNTHESE II
 
Wordt gegeven in 3de jaar Bachelor in de industriële wetenschappen: elektronica - ICT
Hoorcollege [A] 12.0
Werkcollege [B] 24.0
Begel. zelfst./extern werk [C] 0.0
Totale studietijd [D] 80.0
Studiepunten [E] 3
Niveau  
Creditcontract? toegankelijk
Examencontract? toegankelijk
Onderwijstaal Nederlands
Titularis Christiaan Heyrman
Referentie IBIWEL03K00001
 
Trefwoorden
VHDL, Digitaal ontwerp

Doelstellingen
• Vervolmaking in het gebruik van hoog-niveau beschrijvingstalen voor digitaal onwerp.
• Leren ontwerpen van complexe hardware voor DSP- en multimediatoepassingen.

Leerinhoud
Theorie
1. Studie van het ontwerpproces en de ontwerpwerktuigen voor digital, embedded en mixed design.
2. Synthese uitgaande van VHDL.
3. Synthese voor FPGAs.
4. Inleiding tot andere hardware beschrijvingstalen: System C, System Verilog.
5. Testbenches en verificatie.
6. Timing Analyse.

Labo
- Oefeningen die de theorie ondersteunen met voorbeelden.
- Oefeningen die tot doel hebben een goede codeerstijl te ontwikkelen.
- Groepsproject rond een DSP- of multimediatoepassing waarbij de volgende aspecten aan bod komen: formulering van doelstellingen en probleemcontext, taakverdeling, planning, rapportering, self- en peer-assessment.


Begincompetenties
Om dit opleidingsonderdeel te kunnen volgen dient men ook ingeschreven (geweest) te zijn voor de opleidingsonderdelen: Digitale Elektronica II, Digitaal Ontwerp: HDL-synthese I.

Eindcompetenties
• Verdere vervolmaking in het simuleren, ontwerpen en testen van digitale hardware door middel van een hoog-niveaubeschrijvingstaal, waar naast VHDL ook gekeken wordt naar andere beschrijvingstalen.
• Verdere vervolmaking in het programmeren in C of Matlab, ondermeer voor het ontwerpen van testbenches.
• In staat zijn om complexe signaalverwerkingssystemen en multimediatoepassingen te analyseren, ontwerpen en implementeren.

Leermaterialen
::Voor meer informatie, klik hier::
Cursus ter beschikking gesteld via dokeos.
Ondersteundende leermaterialen:
1. Introductory VHDL From Simulation to Synthesis (Sudhakar Yalamanchili, Prentice Hall, Upper Saddle River NJ, 2001)
2. Hardware beschrijven en simuleren in VHDL (Steven Redant, IMEC-MTC, Leuven)

Studiekosten
geen

Studiebegeleiding
De studenten kunnen tijdens vooraf aangeduide uren of na afspraak uitleg of verduidelijking komen vragen.
Er is een dokeos site.

Onderwijsvormen
Hoorcolleges en begeleide labo's.

Evaluatievorm
• theorie-examen
• evaluatie van groepsproject

De beoordeling en het tot stand komen van de eindquotatie van opleidingsonderdelen gebeurt via het wiskundige gemiddelde volgens de toegekende coëfficiënten. Indien nochtans op één van de onderscheiden vakken (delen van opleidingsonderdelen) 7 of minder op 20 wordt behaald, kan worden afgeweken van deze rekenkundige berekening van de eindquotatie van het opleidingsonderdeel en kunnen de punten bij consensus worden toegekend.

OP-leden
Vakgroep Elektronica